АвтоАвтоматизацияАрхитектураАстрономияАудитБиологияБухгалтерияВоенное делоГенетикаГеографияГеологияГосударствоДомДругоеЖурналистика и СМИИзобретательствоИностранные языкиИнформатикаИскусствоИсторияКомпьютерыКулинарияКультураЛексикологияЛитератураЛогикаМаркетингМатематикаМашиностроениеМедицинаМенеджментМеталлы и СваркаМеханикаМузыкаНаселениеОбразованиеОхрана безопасности жизниОхрана ТрудаПедагогикаПолитикаПравоПриборостроениеПрограммированиеПроизводствоПромышленностьПсихологияРадиоРегилияСвязьСоциологияСпортСтандартизацияСтроительствоТехнологииТорговляТуризмФизикаФизиологияФилософияФинансыХимияХозяйствоЦеннообразованиеЧерчениеЭкологияЭконометрикаЭкономикаЭлектроникаЮриспунденкция

Работа в режиме прямого доступа к памяти

Читайте также:
  1. Access.conf : файл доступа к серверу
  2. II. Методы непрямого остеосинтеза.
  3. V. САМОСТОЯТЕЛЬНАЯ РАБОТА
  4. Window - работа с окнами.
  5. Анализ работы усилительного каскада в режиме покоя
  6. Аналитическая работа при выборе и обосновании стратегии развития предприятии
  7. Анатомия памяти
  8. АНТИКОАГУЛЯНТЫ НЕПРЯМОГО ДЕЙСТВИЯ (ПЕРОРАЛЬНЫЕ АНТИКОАГУЛЯНТЫ)
  9. Б) работа врачей поликлиники (амбулатории), диспансера, консультации
  10. Биохимия памяти
  11. Биполярные транзисторы с пониженным накоплением заряда в режиме насыщения
  12. В 72-х дневном цикле подвиг длится 8 суток, из которых 2 суток – голод, а 6 – очистительные процедуры и работа над собой. В 12-ти летнем цикле подвиг длится 1 год.

Данный режим наиболее целесообразен при обмене блоками данных. Обмен данными в режиме прямого доступа к памяти производится быстрее, чем при программно управляемом микропроцессором обмене данными. Выставляя сигнал HOLD, периферийное устройство приостанавливает выполнение микропроцессором текущей программы и кратковременно осуществляет управление шинами адреса и данных микропроцессорной системы. Обмен данными в режиме прямого доступа к памяти осуществляется без участия микропроцессора. В процессе обмена данными регистр-аккумулятор не участвует и содержимое микропроцессора остается неизменным.

При сигналах и внутренний триггер прямого доступа к памяти устанавливается в состояние логической единицы. Микропроцессор вырабатывает сигнал и разрешает управление шинами адреса и данных контроллеру прямого доступа к памяти, который захватывает шины адреса и данных и управляет процессом передачи информации в память. По окончании цикла прямого доступа к памяти периферийное оборудование подает сигнал , в результате чего микропроцессор сбрасывает в нуль внутренний триггер прямого доступа к памяти. Устанавливается сигнал , и микропроцессор возвращается к выполнению прерванной текущей программы, которая оказалась приостановленной.

 


1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 |

Поиск по сайту:



Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав. Студалл.Орг (0.003 сек.)