АвтоАвтоматизацияАрхитектураАстрономияАудитБиологияБухгалтерияВоенное делоГенетикаГеографияГеологияГосударствоДомДругоеЖурналистика и СМИИзобретательствоИностранные языкиИнформатикаИскусствоИсторияКомпьютерыКулинарияКультураЛексикологияЛитератураЛогикаМаркетингМатематикаМашиностроениеМедицинаМенеджментМеталлы и СваркаМеханикаМузыкаНаселениеОбразованиеОхрана безопасности жизниОхрана ТрудаПедагогикаПолитикаПравоПриборостроениеПрограммированиеПроизводствоПромышленностьПсихологияРадиоРегилияСвязьСоциологияСпортСтандартизацияСтроительствоТехнологииТорговляТуризмФизикаФизиологияФилософияФинансыХимияХозяйствоЦеннообразованиеЧерчениеЭкологияЭконометрикаЭкономикаЭлектроникаЮриспунденкция

Триггеры. Триггерные устройства (триггеры) предназначены для запоминания цифровой информации

Читайте также:
  1. JK-триггеры
  2. RS-триггеры
  3. RS-триггеры S, R и E-типов
  4. RS-триггеры на логических элементах
  5. Несимметричные триггеры
  6. Синхронные RS-триггеры
  7. Тактируемые D-триггеры. DV-триггеры
  8. Триггеры
  9. Триггеры
  10. Триггеры баз данных

Триггерные устройства (триггеры) предназначены для запоминания цифровой информации. Могут быть построены на транзисторах, логических элементах, операционных усилителях и других устройствах. Обычно триггер имеет как минимум одно устойчивое состояние. Триггер строится на двух усилительных каскадах, которые охватывают полож. обр. св. Триггеры бывают асинхронные и синхронные. Триггеры имеют один либо два выхода, один – прямой, другой – инверсный. Входы триггера определяют его функциональные возможности.

RS- триггер, который служит как ячейка памяти. Вход S – вход установки (на прямом выходе устанавливает логич. 1.. 2ой входы.). R- вход сброса, на прямом выходе – логич. 0. Выход триггера обозначается Q.

Q-прямой - инверсный

Состояние триггера характеризует его таблица состояния. Указанный триггер может находиться в двух устойчивых или неустойчивых состояниях.

R Q

(0)

1 (1)

 

 

0 1 (0)

 

S

 

 

R S

0 0 0 0

0 1 0 1

1 0 0 0

1 1 0 *

 
 


0 0 1 1

0 1 1 1

1 0 1 0

1 1 1 *

 

 

*запрещённое состояние для этого триггера.

DD1

 
 

 


RS - триггер является асинхронным.

D - триггер синхронный.

 
 

 


Информация на входе D появляется.

 
 


D0

 

C0

 

 

Q0

 

T-триггер

 


Q 01

 

вход

 

U

 

 

 

Tтр – делитель частоты, на Ттр строятся пересеченные схемы.

 
 

 


 

Q

 

 

 


1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 | 32 | 33 | 34 | 35 | 36 | 37 | 38 | 39 | 40 | 41 | 42 | 43 | 44 | 45 | 46 | 47 | 48 | 49 | 50 | 51 |

Поиск по сайту:



Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав. Студалл.Орг (0.006 сек.)