|
|||||||
АвтоАвтоматизацияАрхитектураАстрономияАудитБиологияБухгалтерияВоенное делоГенетикаГеографияГеологияГосударствоДомДругоеЖурналистика и СМИИзобретательствоИностранные языкиИнформатикаИскусствоИсторияКомпьютерыКулинарияКультураЛексикологияЛитератураЛогикаМаркетингМатематикаМашиностроениеМедицинаМенеджментМеталлы и СваркаМеханикаМузыкаНаселениеОбразованиеОхрана безопасности жизниОхрана ТрудаПедагогикаПолитикаПравоПриборостроениеПрограммированиеПроизводствоПромышленностьПсихологияРадиоРегилияСвязьСоциологияСпортСтандартизацияСтроительствоТехнологииТорговляТуризмФизикаФизиологияФилософияФинансыХимияХозяйствоЦеннообразованиеЧерчениеЭкологияЭконометрикаЭкономикаЭлектроникаЮриспунденкция |
Статическое устройство синхронизации
Рис.53 Структурная схема статического УС с дискретным управлением
На рис. 53: ДЧ – делитель частоты; ПТ – пусковой триггер; С – выход стоп; П – выход пуск; ВхТ – входной триггер; ФУ – формирующее устройство. В примере рассматривается пятиэлементный код МТК-2 (международный телеграфный код)
В исходном состоянии с линии поступает стоповый импульс, и с входного триггера ВхТ на вход 1 схемы И подается логическая «1». Пусковой триггер (ПТ) в состоянии «1» и на вход 2 схемы И подается «1». Сигнал «1» на выходе элемента «И» запрещает подачу высокочастотных импульсов на вход делителя частоты и приводит делитель в исходное состояние. При поступлении из канала стартового импульса на вход 1 схемы И подается логический «0». Снимается сигнал с запрещающего входа схемы НЕТ и с шины установки фазы. Высокочастотные импульсы поступают на вход делителя частоты (ДЧ). Тактовые импульсы на выходе ДЧ с периодом t0 поступают на приемный распределитель. Сигнал с выхода П распределителя переключит пусковой триггер в состояние «0». На вход 2 схемы И поступает логический «0», который будет существовать до окончания цикла приёма. По окончании приема всей комбинации из канала поступает стоповый импульс. На входе 1 схемы И - логическая «1». Спустя некоторое время, на выходе С распределителя появляется сигнал «1». Триггер ПТ переводится в состояние «1» и на входе 2 схемы И - логическая «1». На выходе схемы И появляется сигнал, запрещающий подачу высокочастотных импульсов через схему НЕТ на делитель частоты. Цикл приема завершен.
Рис.54 Временная диаграмма статического устройства синхронизации
На рис. 54: t П – время простоя распределителя на стопе.
Поиск по сайту: |
Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав. Студалл.Орг (0.002 сек.) |