|
|||||||
АвтоАвтоматизацияАрхитектураАстрономияАудитБиологияБухгалтерияВоенное делоГенетикаГеографияГеологияГосударствоДомДругоеЖурналистика и СМИИзобретательствоИностранные языкиИнформатикаИскусствоИсторияКомпьютерыКулинарияКультураЛексикологияЛитератураЛогикаМаркетингМатематикаМашиностроениеМедицинаМенеджментМеталлы и СваркаМеханикаМузыкаНаселениеОбразованиеОхрана безопасности жизниОхрана ТрудаПедагогикаПолитикаПравоПриборостроениеПрограммированиеПроизводствоПромышленностьПсихологияРадиоРегилияСвязьСоциологияСпортСтандартизацияСтроительствоТехнологииТорговляТуризмФизикаФизиологияФилософияФинансыХимияХозяйствоЦеннообразованиеЧерчениеЭкологияЭконометрикаЭкономикаЭлектроникаЮриспунденкция |
Архитектура North/South Bridge
Большинство ранних версий наборов микросхем Intel (и практически все наборы микросхем других производителей) созданы на основе многоуровневой архитектуры и содержат компоненты North Bridge и South Bridge, а также микросхему Super I/O. · North Bridge. Этот компонент представляет собой соединение быстродействующей шины процессора (400/266/200/133/100/66 МГц) с более медленными шинами AGP (533/266/133/66 МГц) и PCI (33 МГц) · South Bridge. Этот компонент является мостом между шиной PCI (66/33 МГц) и более медленной шиной ISA (8 МГц) · Super I/O. Это отдельная микросхема, подсоединенная к шине ISA, которая фактически не является частью набора микросхем и зачастую поставляется сторонним производителем, например National Semiconductor или Standard Microsystems Corp. (SMSC). Микросхема Super I/O содержит обычно используемые периферийные элементы, объединенные в одну микросхему Наборы микросхем, созданные за последние годы, позволяют поддерживать различные типы процессоров, скорости шин и схемы периферийных соединений. North Bridge иногда называют контроллером PAC (PCI/AGP Controller). В сущности, он является основным компонентом системной платы и единственной, за исключением процессора, схемой, работающей на полной частоте системной платы (шины процессора). В современных наборах микросхем используется однокристальная микросхема North Bridge; в более ранних версиях находилось до трех отдельных микросхем, составляющих полную схему North Bridge. South Bridge — компонент в наборе микросхем системной логики с более низким быстродействием; он всегда находился на отдельной микросхеме. Одна и та же микросхема South Bridge может использоваться в различных наборах микросхем системной логики. South Bridge подключается к шине PCI (33 МГц) и содержит интерфейс шины ISA (8 МГц). Кроме того, обычно он содержит две схемы, реализующие интерфейс контроллера жесткого диска IDE и интерфейс USB (Universal Serial Bus — универсальная последовательная шина), а также схемы, реализующие функции памяти CMOS и часов. South Bridge содержит также все компоненты, необходимые для шины ISA, включая контроллер прямого доступа к памяти и контроллер прерываний. Микросхема Super I/O, которая является третьим компонентом системной платы, соединена с шиной ISA (8 МГц) и содержит все стандартные периферийные устройства, встроенные в системную плату. Например, большая часть микросхем Super I/O поддерживает параллельный порт, два последовательных порта, контроллер гибких дисков, интерфейс клавиатура/мышь. К числу дополнительных компонентов могут быть отнесены CMOS RAM/Clock, контроллеры IDE, а также интерфейс игрового порта. Системы, содержащие порты IEEE1394 и SCSI, используют для портов этого типа отдельные микросхемы. Hub-архитектура
В новой серии 800 набора микросхем используется hub-архитектура, в которой компонент North Bridge получил название Memory Controller Hub (MCH), а компонент South Bridge — I/O Controller Hub (ICH). В результате соединения компонентов посредством шины PCI образуется стандартная конструкция North/South Bridge. В hub-архитектуре соединение компонентов выполняется с помощью выделенного hub-интерфейса, скорость которого вдвое выше скорости шины PCI. Hub-архитектура обладает некоторыми определенными преимуществамипо отношению к традиционной конструкции North/South Bridge. · Увеличенная пропускная способность. Hub-интерфейс представляет собой 8-разрядный интерфейс 4X (четырехтактный) с тактовой частотой 66 МГц (4 Ч 66 МГц Ч 1 байт = 266 Мбайт/с), имеющий удвоенную по отношению к PCI пропускную способность (33 МГц Ч 32 байт = 133 Мбайт/с). · Уменьшенная загрузка PCI. Hub-интерфейс не зависит от PCI и не участвует в перераспределении или захвате полосы пропускания шины PCI при выполнении трафика набора микросхем или Super I/O. Это повышает эффективность всех остальных устройств, подсоединенных к шине PCI, которая не участвует в выполнении групповых операций. · Уменьшение монтажной схемы. Несмотря на удвоенную по сравнению с PCI пропускную способность, hub-интерфейс имеет ширину, равную 8 разрядам, и требует для соединения с системной платой всего лишь 15 сигналов. Шине PCI, например, для выполнения подобной операции требуется не менее 64 сигналов, что приводит к повышению генерации электромагнитных помех, ухудшению сигнала, появлению “шума” и в конечном итоге к увеличению себестоимости плат.
Поиск по сайту: |
Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав. Студалл.Орг (0.004 сек.) |