|
|||||||
АвтоАвтоматизацияАрхитектураАстрономияАудитБиологияБухгалтерияВоенное делоГенетикаГеографияГеологияГосударствоДомДругоеЖурналистика и СМИИзобретательствоИностранные языкиИнформатикаИскусствоИсторияКомпьютерыКулинарияКультураЛексикологияЛитератураЛогикаМаркетингМатематикаМашиностроениеМедицинаМенеджментМеталлы и СваркаМеханикаМузыкаНаселениеОбразованиеОхрана безопасности жизниОхрана ТрудаПедагогикаПолитикаПравоПриборостроениеПрограммированиеПроизводствоПромышленностьПсихологияРадиоРегилияСвязьСоциологияСпортСтандартизацияСтроительствоТехнологииТорговляТуризмФизикаФизиологияФилософияФинансыХимияХозяйствоЦеннообразованиеЧерчениеЭкологияЭконометрикаЭкономикаЭлектроникаЮриспунденкция |
Схема электрическая принципиальная блока ТС-32. Структура, принцип действияБлок телесигнализации (ТС) служит для дистанционного контроля тридцати двух двухпозиционных объектов. По команде компьютера в бло- ке происходит передача информации о состоянии всех входов (наличии входного напряжения) на ЭВМ Блок ТС32 состоит из следующих функциональных уз- лов: управляющего процессора со схемой сброса, задающим гене- ратором и контрольным индикатором; стабилизатора напряжения; схемы считывания состояния сигнальных точек (оптронной матрицы); линейного приѐмо-передатчика. Рассмотрим функционирование каждого блока отдельно. Стабилизатор питания служит для стабилизации входного напряжения, защиты элементов блока от его перепадов. Работа стабилизатора напряжения блока телесигнализации полностью идентична работе стабилизатора напряжения блока телеуправления. Линейный приѐмо-передатчик предназначен для организации по- следовательного обмена данными с платой Ц32. Считыва- ние и передача данных осуществляется процессором, а линейный приѐмо- передатчик выполняет функцию согласования уровней сигнала платы Ц32 с уровнями сигнала на процессоре, а также является гальваническим изо- лятором. Приѐмник выполнен на элементах DA1.1, VD3, VD5, R5. Передат- чик – DA1.2, R2, VT5, VS7, VD4 Схема сброса предназначена для блокировки работы процессора при переходном процессе в момент включения питания, пока питающее напряжение не достигло уровня 3В. Схема (рисунок 3.5.6) собрана на эле- ментах R7, R8, R10, VS5, VT6. На резисторе R7 и стабилитроне VS9 соб- ран нелинейный делитель напряжения. Для открытия транзистора VT6 необходимо, чтобы потенциал базы превысил некоторое пороговое значе- ние, что возможно только при открытии стабилитрона, для чего напряже- ние на нем должно быть выше напряжения стабилизации. Открытие транзистора VT6 в свою очередь приводит к запуску процессора. Кварцевый резонатор предназначен для стабилизации тактовой частоты генератора процессора (рисунок 3.5.6), собран на кварце ZQ1 час- тотой 4 МГц, конденсаторах C4, C5 и резисторе R23. Контрольный индикатор предназначен для визуального контроля работы блока (рисунок 3.5.6), состоит из светодиода VD10 и резистора R8. При включении питания блока индикатор зажигается на 5 секунд, а затем гаснет на 1 секунду, что свидетельствует о корректности работы задающе- го генератора, после чего запускается программа тестирования. Если все тесты проходят удачно, то идѐт попытка войти в связь с устройством сопряжения Ц32 и, если связь установлена, индикатор должен зажигаться на 25 миллисекунд через каждые 175 миллисекунд. Работой блока ТC32 управляет центральный процессор, действую- щий по записанной в него программе. В процессоре имеются порты ввода/ вывода, называемые RA и RC, посредствам которых происходит взаимо- действие программных и аппаратных средств. При подаче сигнала на один из входов порта RC, информация передается в программу для обработки, после чего формируется выходное воздействие и на выходе порта RA по- является активный импульс. Информация может сниматься как с контактов реле, так и со свето- диодов, при этом активный сигнал поступает на вход оптрона, вызывая его свечение и уменьшение сопротивления транзисторного перехода (открытие). Оптронная матрица состоит из 32 транзисторных оптронов под- ключенных в виде матрицы (схема приведена на рисунке 3.5.7). Съем ин- формации блоком ТС происходит следующим образом. Через резисторы положительный потенциал подается на триггеры Шмитта (DA1), которые компенсируют остаточное напряжение выходных транзисторов, оптронов и диодов, при этом на выходе образуется инвертированный сигнал – логи- ческий ноль, который поступает на входы порта RA процессора DD2. Процессор DD2 на одном из выходов порта RC устанавливает низкий уро- вень сигнала, что приводит к опросу четырех элементов (столбца) оптрон- ной матрицы. В связи с тем, что выходные транзисторы оптронов не обладают однонаправленной проводимостью, последовательно с каждым оптроном установлен диод. Для защиты от попадания обратного напряжения на входы оптронов, параллельно с каждым входом установлен диод. Поиск по сайту: |
Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав. Студалл.Орг (0.003 сек.) |