|
|||||||||
АвтоАвтоматизацияАрхитектураАстрономияАудитБиологияБухгалтерияВоенное делоГенетикаГеографияГеологияГосударствоДомДругоеЖурналистика и СМИИзобретательствоИностранные языкиИнформатикаИскусствоИсторияКомпьютерыКулинарияКультураЛексикологияЛитератураЛогикаМаркетингМатематикаМашиностроениеМедицинаМенеджментМеталлы и СваркаМеханикаМузыкаНаселениеОбразованиеОхрана безопасности жизниОхрана ТрудаПедагогикаПолитикаПравоПриборостроениеПрограммированиеПроизводствоПромышленностьПсихологияРадиоРегилияСвязьСоциологияСпортСтандартизацияСтроительствоТехнологииТорговляТуризмФизикаФизиологияФилософияФинансыХимияХозяйствоЦеннообразованиеЧерчениеЭкологияЭконометрикаЭкономикаЭлектроникаЮриспунденкция |
Вопрос №11. Схемное управление в ЭВМ. Синхронный и асинхронный принцип схемного управления. Схема синхронизации. Формирование тактовых сигналов схемой синхронизации
Схемное управление—управление, при котором для выполнения любой операции последовательность управляющих сигналов задаётся логическими схемами. Различают местное, центральное и смешанное схемное управление. В процессорах с центральным управлением длительность рабочего цикла такая, что за время между двумя управляющими сигналами выполнялась самая длинная операция в процессоре. Такие процессоры называются синхронными. В таких процессорах при выполнении коротких операций происходит потеря машинного времени, связанная с непроизводительными простоями процессора. Однако структура процессора отличается простотой, экономичностью и удобна в эксплуатации. В процессорах с местным управлением вычислительным процессом управление производится так, что каждая операция выполняется после предыдущей операции. Процессоры с переменной длительностью рабочего цикла называются асинхронными. В асинхронных процессорах основные исполнительные устройства имеют местные(автономные) блоки управления, что резко повышает быстродействие таких процессоров, так как отсутствует простой между реальными циклами выполнения команд. Основной недостаток асинхронных процессоров—их сложность. Блок синхронизации обеспечивает жёсткую синхронизацию работы всех блоков и устройств процессора. Ниже на схеме—упрощённая схема блока синхронизации, включающая в себя: генератор G, формирующий синхронизирующие импульсы, которые используются для формирования тактовых импульсов счётчиком CT2; дешифратора DC, распределяющего во времени тактовые импульсы.
Вопрос №12. Дать определение мультиплексора в зависимости от его назначения. Составить схему мультиплексора на логических элементах и пояснить принцип её действия. Привести условное обозначение мультиплексора на электрических схемах. Мультиплексоры—это узлы, преобразующие параллельные цифровые коды в последовательные. Они имеют несколько информационных и адресных входов, вход для подачи синхронизирующего сигнала и один выход. Каждому из информационных входов мультиплексора присваивается номер, называемый адресом. При подаче синхронизирующего сигнала мультиплексор подключает один из входов, адрес которого задаётся двоичным кодом на адресных входах, к выходу. Таким образом, подавая на адресные входы адреса информационных входов, можно передавать параллельные коды с этих входов на выход в последовательном коде.
Мультиплексор является логическим переключателем. Он имеет один выход и несколько (2 n) входов. Выбор входа, который соединяется с выходом, осуществляется специальными сигналами, называемыми адресными. Количество адресных входов - n. Мультиплексор, как правило, синхронный, т.е. входной сигнал передается на выход только при активном уровне сигнала синхронизации (управления).
Условное обозначение мультиплексора, где: D0, D1, D2, D3—информационные входы, A0, A1—адресные входы, С—вход синхронизации.
Поиск по сайту: |
Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав. Студалл.Орг (0.004 сек.) |