|
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
АвтоАвтоматизацияАрхитектураАстрономияАудитБиологияБухгалтерияВоенное делоГенетикаГеографияГеологияГосударствоДомДругоеЖурналистика и СМИИзобретательствоИностранные языкиИнформатикаИскусствоИсторияКомпьютерыКулинарияКультураЛексикологияЛитератураЛогикаМаркетингМатематикаМашиностроениеМедицинаМенеджментМеталлы и СваркаМеханикаМузыкаНаселениеОбразованиеОхрана безопасности жизниОхрана ТрудаПедагогикаПолитикаПравоПриборостроениеПрограммированиеПроизводствоПромышленностьПсихологияРадиоРегилияСвязьСоциологияСпортСтандартизацияСтроительствоТехнологииТорговляТуризмФизикаФизиологияФилософияФинансыХимияХозяйствоЦеннообразованиеЧерчениеЭкологияЭконометрикаЭкономикаЭлектроникаЮриспунденкция |
Практическая часть. Подготовка к выполнению работыПодготовка к выполнению работы. В процессе самостоятельной работы необходимо ознакомится с теоретическими сведениями и подготовить по каждому пункту настоящего раздела расчетные и теоретические материалы, выполнить синтез схем сумматоров, составить схемы на заданных (преподавателем) элементах, имеющихся в лабораторном макете (УМ-IIМ). Перед началом работы предъявить преподавателю рабочие материалы для проверки и обсуждения.
ПРИМЕЧAHИE: Студенты, не выполнившие подготовку в полном объеме к лабораторной работе не допускаются
Программа и порядок проведения работы 1. Изучить описание лабораторной работы. 2. В соответствии с вариантом задания на основании логических уравнении собрать схему полусумматора. 3. Работу схемы проверить на соответствие таблицы истинности путем подачи кодов одноразрядных слагаемых с тумблерного регистра и фиксацией сложения на светодиодном индикаторе. 4. В соответствии с вариантом задания на основании логического уравнения собрать схему полного сумматора. 5. собрать схему полного сумматора на двух MUX 4-1 на лабораторном стенде УМ-11М. 6. Работу схемы проверить на основании соответствия таблице истинности путем подачи кодов одноразрядных слагаемых и кода переноса с тумблерного регистра и фиксацией результата сложения на светодиодном индикаторе. 7. Выход переноса полусумматора подсоединить на вход переноса из соседнего младшего разряда полного сумматора и проверить работу двухразрядного сумматора с заполнением таблицы истинности для двухразрядного сумматора. 8. В соответствии с вариантом задания синтезировать схему двоично-”n”-ричного сумматора. 9.Собрать схему двоично-”n”-ричного сумматора на лабораторном стенде УМ-11М. 10.. Работу схемы проверить с заполнением таблицы истинности на проектируемый сумматор путем подачи кодов с выходных регистров макета на входы сумматора и фиксацией результатов сложения на светодиодных индикаторах.
Произвести моделирование с использованием программы “Elektronics Workbench” всех разработанных схем и проверить правильность их функционирования. Варианты заданий. I. Схема двухразрядного комбинационного сумматора задается логическими уравнениями полусумматора (первый разряд) и полного сумматора (второй разряд) (табл. 4). Табл. 4
* Для инвертирования сигналов можно применять элемент НЕ. 2. Схема двоично-"n"-ричного сумматора выполняется в соответствии с табл.5
Табл. 5
Схема двоично-"n"-ричного сумматора выполняется на элементах: И, ИЛИ, НЕ, И-НЕ, ИЛИ-НЕ, И-ИЛИ-НЕ, ИМ1, ИМ2, ИМЗ, ЛП, (имеющиеся в лабораторном макете)
Поиск по сайту: |
Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав. Студалл.Орг (0.003 сек.) |