АвтоАвтоматизацияАрхитектураАстрономияАудитБиологияБухгалтерияВоенное делоГенетикаГеографияГеологияГосударствоДомДругоеЖурналистика и СМИИзобретательствоИностранные языкиИнформатикаИскусствоИсторияКомпьютерыКулинарияКультураЛексикологияЛитератураЛогикаМаркетингМатематикаМашиностроениеМедицинаМенеджментМеталлы и СваркаМеханикаМузыкаНаселениеОбразованиеОхрана безопасности жизниОхрана ТрудаПедагогикаПолитикаПравоПриборостроениеПрограммированиеПроизводствоПромышленностьПсихологияРадиоРегилияСвязьСоциологияСпортСтандартизацияСтроительствоТехнологииТорговляТуризмФизикаФизиологияФилософияФинансыХимияХозяйствоЦеннообразованиеЧерчениеЭкологияЭконометрикаЭкономикаЭлектроникаЮриспунденкция

Практическая часть. Подготовка к выполнению работы

Читайте также:
  1. HMI/SCADA – создание графического интерфейса в SCADА-системе Trace Mode 6 (часть 1).
  2. I часть: тестовые задания
  3. I. Теоретическая часть
  4. I. Теоретическая часть.
  5. I. Финансовый менеджмент как научное направление и практическая сфера деятельности
  6. II Основная часть
  7. II часть: развернутый ответ по теме
  8. II. ОСНОВНАЯ ЧАСТЬ (»70 мин)
  9. II. Основная часть.
  10. II. Расчетная часть задания
  11. III -- ЧАСТЬ.
  12. III. Краткая теоретическая часть.

Подготовка к выполнению работы.

В процессе самостоятельной работы необходимо ознакомится с теоретическими сведениями и подготовить по каждому пункту на­стоящего раздела расчетные и теоретические материалы, выполнить синтез схем сумматоров, соста­вить схемы на заданных (преподавателем) элементах, имеющихся в ла­бораторном макете (УМ-IIМ).

Перед началом работы предъявить пре­подавателю рабочие материалы для проверки и обсуждения.

 

ПРИМЕЧAHИE: Студенты, не выполнившие подготовку в полном объеме к лабораторной работе не допускаются

 

Программа и порядок проведения работы

1. Изучить описание лабораторной работы.

2. В соответствии с вариантом задания на основании логических уравнении собрать схему полусумматора.

3. Работу схемы проверить на соответствие таблицы истин­ности путем подачи кодов одноразрядных слагаемых с тумблерного регистра и фиксацией сложения на светодиодном индикаторе.

4. В соответствии с вариантом задания на основании логи­ческого уравнения собрать схему полного сумматора.

5. собрать схему полного сумматора на двух MUX 4-1 на лабораторном стенде УМ-11М.

6. Работу схемы проверить на основании соответствия таб­лице истинности путем подачи кодов одноразрядных слагаемых и кода переноса с тумблерного регистра и фиксацией результата сложения на светодиодном индикаторе.

7. Выход переноса полусумматора подсоединить на вход пере­носа из соседнего младшего разряда полного сумматора и прове­рить работу двухразрядного сумматора с заполнением таблицы истинности для двухразрядного сумматора.

8. В соответствии с вариантом задания синтезировать схему двоично-”n”-ричного сумматора.

9.Собрать схему двоично-”n”-ричного сумматора на лабораторном стенде УМ-11М.

10.. Работу схемы проверить с заполнением таблицы истиннос­ти на проектируемый сумматор путем подачи кодов с выходных регистров макета на входы сумматора и фиксацией результатов сложения на светодиодных индикаторах.

 

Произвести моделирование с использованием программы “Elektronics Workbench” всех разработанных схем и проверить правильность их функционирования.

Варианты заданий.

I. Схема двухразрядного комбинационного сумматора задается логическими уравнениями полусумматора (первый разряд) и полного сумматора (второй разряд) (табл. 4).

Табл. 4

№ Вари- ­анта   Первый разряд   Второй разряд    
Логич. Уравн.   Элементы для реализации схемы Логические уравнения   Элементы для реали- зации схемы    
 
  (2) И-ИЛИ-НЕ, И-НЕ (10) И-НЕ  
  (2) И-ИЛИ-НЕ, И-НЕ (11) И-НЕ  
  (3)   И-ИЛИ-НЕ, И-НЕ   (10) И-НЕ    
  (3)   И-ИЛИ-НЕ, И-НЕ   (11)   И-НЕ    
  (5)   И-НЕ   (12)   И-ИЛИ-НЕ, И-НЕ  
  (6)   И-НЕ   (12)   И-ИЛИ-НЕ, И-НЕ    
  (5)   И-НЕ (11)   И-НЕ    
  (2)   И-ИЛИ-НЕ, И-НЕ   (12)   И-ИЛИ-НЕ, И-НЕ    
  (3)   И-ИЛИ-НЕ, И-НЕ   (12)   И-ИЛИ-НЕ, И-НЕ    
  (5)   И-НЕ   (10) И-НЕ  
  (6)   И-НЕ   (11) И-НЕ  
  (6) И-НЕ (10) И-НЕ  

 

* Для инвертирования сигналов можно применять элемент НЕ.

2. Схема двоично-"n"-ричного сумматора выполняется в соответствии с табл.5

 

 

Табл. 5

  Код
№ вар   8421+1 8421+2 8421+3 8421+4 8421+5 8421+6
               
               
               
               
               
               
               
                     

Схема двоично-"n"-ричного сумматора выполняется на элемен­тах: И, ИЛИ, НЕ, И-НЕ, ИЛИ-НЕ, И-ИЛИ-НЕ, ИМ1, ИМ2, ИМЗ, ЛП, (имеющиеся в лабораторном макете)

 


1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 |

Поиск по сайту:



Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав. Студалл.Орг (0.003 сек.)