|
|||||||||||||||||||||||
АвтоАвтоматизацияАрхитектураАстрономияАудитБиологияБухгалтерияВоенное делоГенетикаГеографияГеологияГосударствоДомДругоеЖурналистика и СМИИзобретательствоИностранные языкиИнформатикаИскусствоИсторияКомпьютерыКулинарияКультураЛексикологияЛитератураЛогикаМаркетингМатематикаМашиностроениеМедицинаМенеджментМеталлы и СваркаМеханикаМузыкаНаселениеОбразованиеОхрана безопасности жизниОхрана ТрудаПедагогикаПолитикаПравоПриборостроениеПрограммированиеПроизводствоПромышленностьПсихологияРадиоРегилияСвязьСоциологияСпортСтандартизацияСтроительствоТехнологииТорговляТуризмФизикаФизиологияФилософияФинансыХимияХозяйствоЦеннообразованиеЧерчениеЭкологияЭконометрикаЭкономикаЭлектроникаЮриспунденкция |
Порядок виконання роботи. 4.3.1 Використовуючи ЛЕ з бункера “Digital ICs” відповідно до заданого варіанта (таблиця 4.4), зібрати на робочому столі ”Electronics Workbench”схему
4.3.1 Використовуючи ЛЕ з бункера “Digital ICs” відповідно до заданого варіанта (таблиця 4.4), зібрати на робочому столі ”Electronics Workbench”схему, аналогічну рис. 4.5. Входи невикористаних ЛЕ ІС приєднати до виходу ЛЕ, що досліджується. 4.3.2 Активізувати ярлик мікросхеми та вибрати логіку “ТТL-LS” для серії 74 та “CMOS-4000 5 V” для серії 4000. Встановіть на генераторі кодів слів такі параметри: Frequency - 9.9 kHz; запуск - External; Pattern - Up Counter. Встановити на логічному аналізаторі такі параметри і режими роботи: Clock mode - Internal; Internal clock rate - 10 kHz. 4.3.3 Одержати на екрані логічного аналізатора часові діаграми сигналів одного із ЛЕ, що входить до складу інтегральної схеми, скласти за нею таблицю істинності і внести її до таблиці 4.5. 4.3.4 Створіть на робочому столі ”Electronics Workbench ”схему відповідно до рис. 4.6. Входи невикористанних ЛЕ ІС приєднати до виходу ЛЕ, що досліджується. 4.3.5 Встановіть такі параметри джерела сигналів: частота - 20 MHz для 74LS та 5 МГц для 4000_5V; коефіцієнт заповнення - 40 %, амплітуда - 5 В. 4.3.6 Виконайте за допомогою осцилографа виміри часу затримки переключення t01 і t10 логічного елемента на рівні
Таблиця 4.4 - Таблиця варіантів
Рисунок 4.5 – Схема з'єднань для одержання таблиці істинності
Рисунок 4.6 – Схема вимірювань динамічних параметрів ЛЕ Таблиця 4.5 - Результати іспитів і вимірювань Поиск по сайту: |
Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав. Студалл.Орг (0.003 сек.) |