АвтоАвтоматизацияАрхитектураАстрономияАудитБиологияБухгалтерияВоенное делоГенетикаГеографияГеологияГосударствоДомДругоеЖурналистика и СМИИзобретательствоИностранные языкиИнформатикаИскусствоИсторияКомпьютерыКулинарияКультураЛексикологияЛитератураЛогикаМаркетингМатематикаМашиностроениеМедицинаМенеджментМеталлы и СваркаМеханикаМузыкаНаселениеОбразованиеОхрана безопасности жизниОхрана ТрудаПедагогикаПолитикаПравоПриборостроениеПрограммированиеПроизводствоПромышленностьПсихологияРадиоРегилияСвязьСоциологияСпортСтандартизацияСтроительствоТехнологииТорговляТуризмФизикаФизиологияФилософияФинансыХимияХозяйствоЦеннообразованиеЧерчениеЭкологияЭконометрикаЭкономикаЭлектроникаЮриспунденкция

Елемент емітерно-з’вязаної логіки

Читайте также:
  1. а) відношенню кількості елементарних подій, що сприяють події до кількості всіх
  2. Багатоелементні відгалужувачі
  3. Бази даних, їх призначення та основні елементи.
  4. Базовий логічний елемент транзисторно-транзисторної логіки
  5. Бора крушини ламкої. Елементи порошку
  6. Валютні і фінансові елементи системи
  7. Вибір раціональної конструкції деталей і елементів з’єднання
  8. Визначення логіки як науки
  9. Вторинні морфологічні елементи шкірного висипу
  10. Глава I. ЕЛЕМЕНТИ ЛІНІЙНОЇ ТА ВЕКТОРНОЇ АЛГЕБРИ
  11. Головні елементи українського військового мистецтва, сформовані у війнах княжих часів
  12. Грошова система, її елементи і типи

Схема логічного елемента ЕЗЛ - типу показана на рис. 4.2

 


Рисунок 4.2 – Логічний елемент емітерно-зв’язаної логіки

 

Транзистори VT1, VT2 сприймають вхідні сигнали і разом із транзистором VT3 утворюють диференціальний підсилювач, що працює як перемикач струму, що протікає через резистор R2.


Коли на обох входах є присутнім низький рівень напруги £ -1,6 В, відкритий транзистор VT3, тому що транзистор VT4 і його базове коло створюють на базі транзистора VT3 рівень опорної напруги Uоп = -1,2 В. У результаті цього струм від джерела живлення протікає по колу: резистор R2- транзистор VT3 -резистор R3 і на виході 1 рівень сигналу буде високим, а на виході 2 - низьким.

Якщо на будь-який із входів подати сигнал високого рівня U ≥-0,8 В, відкриється відповідний цьому входові транзистор, що відведе струм через резистор R2 від транзистора VT3 на себе, внаслідок чого транзистор VT3 закриється і на виході 1 рівень стане низьким, а на виході 2 - високим. Таким чином, схема на рис. 4.2 виконує функцію АБО по виходу 2 і функцію АБО-НІ по виходу 1 при позитивній логіці (логічна "1" - U ≥-0,8 В; логічний "0" - ≤-1,6 В).

Оскільки транзистори в цій схемі працюють в активній області і не входять у насичення, схема має високу швидкодію. Транзистори VT5, VT6 є емітерними повторювачами і забезпечують великий вихідний струм, а також мають низький вихідний опір, завдяки чому швидкодія елемента мало змінюється при наявності паразитних ємностей на виході.

 


1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 |

Поиск по сайту:



Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав. Студалл.Орг (0.002 сек.)